intel v19.4.2 CPRI FPGA IP

Produktinformation
| Version | Beskrivelse | Indvirkning | Relateret information |
|---|---|---|---|
| v19.6.0 | Tilføjet understøttelse af GMII Ethernet PCS Bypass-tilstand. Tilføjet parameter Ethernet PCS Bypass. |
— | Intel Quartus Prime Pro Edition: Version 22.3 Software og Udgivelsesbemærkninger til enhedssupport |
| v19.5.0 | Tilføjet Spyglass CDC-understøttelse for Intel Agilex F-flisen enheder. |
— | Intel Quartus Prime Pro Edition: Version 22.2 Software og Udgivelsesbemærkninger til enhedssupport |
| v19.4.3 | Tilføjet understøttelse af QuestaSim* simulator. Fjernet støtte til ModelSim* SE og NCSim simulator. |
— | Intel Quartus Prime Pro Edition: Version 22.1 Software og Udgivelsesbemærkninger til enhedssupport |
| v19.4.2 | Tilføjet 1.2288G CPRI Line Bit Rate-understøttelse til Intel Agilex F-flise enheder. |
— | Intel Quartus Prime Pro Edition: Version 21.4 Software og Udgivelsesbemærkninger til enhedssupport |
| v19.4.0 | Tilføjet ny parameter: Generer example design for (ED_TYPE). Tilføjet understøttelse af Intel Agilex F-tile-enhederne. Tilføjet nyt parameter: Aktiver resynkronisering af CPRI-radiorammenummer til ønskede værdi. Tilføjet nyt signal: aux_bfn_resync_value [11:0]. Tilføjet Xcelium* simulator understøttelse af Design Example. |
— | N/A |
| v19.3.0 | Forbedret Synopsys Design Constraint file. Tilføjet mulighed for begræns hver instans specifikt, så der ikke er nogen begrænsninger overlap mellem CPRI-instanser af forskellige konfigurationer. |
— | Intel Quartus Prime Pro Edition: Version 20.4 Software og Udgivelsesbemærkninger til enhedssupport |
| v19.2.0 | Tilføjet understøttelse af Intel Stratix 10 E-tile-enhederne. Tilføjet nye parametre: Transceiver-flise, der skal bruges og Aktiver Reed-Solomon Forward Error Correction (RS-FEC). |
— | Intel Quartus Prime Pro Edition: Version 19.2 Software og Udgivelsesbemærkninger til enhedssupport |
| v18.1 | Ændrede navnet på IP'en til CPRI Intel FPGA IP i Intel Quartus Prime IP-katalog. Omdøbt IP-parameteren: Altera Debug Master Endpoint (ADME) til Native PHY Debug Master Endpoint (NPDME). |
— | N/A |
Produktbrugsvejledning
- Sørg for, at du har den nødvendige version af Intel Quartus Prime Pro Edition installeret.
- Se den specifikke version af CPRI Intel FPGA IP anført i tabellen ovenfor for detaljerede oplysninger om dens funktioner og forbedringer.
- Følg instruktionerne i de relaterede informationsdokumenter for hver version for korrekt at konfigurere og bruge CPRI Intel FPGA IP.
- Hvis du bruger en simulator, skal du sørge for at bruge den understøttede simulator, der er nævnt i den respektive versions beskrivelse.
- For yderligere hjælp eller feedback, se afsnittet "Send feedback" i brugervejledningen eller kontakt produktsupportteamet.
CPRI Intel® FPGA IP Core Release Notes
Intel FPGA IP-versionsnummeret (XYZ) kan ændres med hver Intel Quartus® Prime-softwareversion. En ændring i:
- X angiver en større revision af IP. Hvis du opdaterer Intel Quartus Prime-softwaren, skal du genskabe IP'en.
- Y angiver, at IP'en indeholder nye funktioner. Gendan din IP for at inkludere disse nye funktioner.
- Z angiver, at IP'en indeholder mindre ændringer. Gendan din IP for at inkludere disse ændringer.
Relateret information
- Introduktion til Intel FPGA IP Cores
- CPRI Intel FPGA IP brugervejledning
CPRI Intel FPGA IP v19.6.0
Tabel 1. v19.6.0 2022.11.15
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 22.3 | Tilføjet understøttelse af GMII Ethernet PCS Bypass-tilstand. | — |
| Tilføjet parameter Ethernet PCS Bypass. | — | |
| Tilføjet følgende signaler (tilgængelige, når Ethernet PCS Bypass parameter er slået til):
• gmii_rx_fifo_rvalid • gmii_rx_fifo_rdata • gmii_tx_fifo_wready • gmii_tx_fifo_wdata |
— |
Intel Quartus Prime Pro Edition: Version 22.3 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.5.0
Tabel 2. v19.5.0 2022.10.07
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 22.2 | Tilføjet den dynamiske rate switch-understøttelse til Intel Agilex™ F-tile-enhederne i både CPRI Intel FPGA IP og Design Example. | — |
| Tilføjet følgende signaler: | — | |
| • ehip_tx_pll_refclk_hs_link | ||
| • ehip_tx_pll_refclk_ls_link | ||
| • ehip_rx_cdr_refclk_hs_link | ||
| • ehip_rx_cdr_refclk_ls_link | ||
| Tilføjet Spyglass CDC-understøttelse for Intel Agilex F-tile-enhederne. | — |
Relateret information
Intel Quartus Prime Pro Edition: Version 22.2 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.4.3
Tabel 3. v19.4.3 2022.07.01
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 22.1 | Tilføjet understøttelse af QuestaSim* simulator. | — |
| Fjernet understøttelse af ModelSim* SE og NCSim-simulator. | — |
Relateret information
Intel Quartus Prime Pro Edition: Version 22.1 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.4.2
Tabel 4. v19.4.2 2022.04.04
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 21.4 | Tilføjet 1.2288G CPRI Line Bit Rate-understøttelse til Intel Agilex F-tile-enheder. | — |
Relateret information
Intel Quartus Prime Pro Edition: Version 21.4 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.4.0
Tabel 5. v19.4.0 2021.11.11
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 21.2 | Tilføjet ny parameter: Generer exampdesign for (ED_TYPE) | — |
| 21.1 | Tilføjet understøttelse af Intel Agilex F-tile-enhederne. | — |
| Tilføjet ny parameter: Aktiver resynkronisering af CPRI-radiorammenummeret til den ønskede værdi. | — | |
| Tilføjet nyt signal: aux_bfn_resync_value [11:0]. | — | |
| Tilføjet Xcelium*-simulatorunderstøttelse til Design Example. | — |
Relateret information
- Intel Quartus Prime Pro Edition: Version 21.1 Software- og enhedssupport Release Notes
- Intel Quartus Prime Pro Edition: Version 21.2 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.3.0
Tabel 6. v19.3.0 2021.03.05
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 20.4 | Tilføjet understøttelse af Intel Agilex E-tile-enhederne. | — |
| Tilføjet 12165.12 Mbps linjebithastighedsunderstøttelse til Intel Arria® 10-enheder. | — | |
| Forbedret Synopsys Design Constraint file. Tilføjet mulighed for at begrænse hver instans specifikt, så ingen begrænsninger overlapper mellem CPRI-instanser af forskellige konfigurationer. | — | |
| Tilføjet understøttelse af 3072.0 Mbps, 6144.0 Mbps og 12165.12 Mbps linjebithastigheder til Intel Stratix® 10 E-tile-enheder. | — |
Relateret information
Intel Quartus Prime Pro Edition: Version 20.4 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v19.2.0
Tabel 7. v19.2.0 2019.10.01
| Intel Quartus Prime Pro Edition-version | Beskrivelse | Indvirkning |
| 19.2 | Tilføjet understøttelse af Intel Stratix 10 E-tile-enhederne. | — |
| Tilføjet nye parametre: Transceiver flise der skal bruges og
Aktiver Reed-Solomon Forward Error Correction (RS-FEC). |
— |
Relateret information
Intel Quartus Prime Pro Edition: Version 19.2 Software- og enhedssupport Release Notes
CPRI Intel FPGA IP v18.1
Tabel 8. v18.1 2019.05.17
| Intel Quartus Prime-version | Beskrivelse | Indvirkning |
| 18.1 | Ændrede navnet på IP'en til CPRI Intel FPGA IP i Intel Quartus Prime IP Catalog. | — |
| Omdøbt IP-parameteren: Altera Debug Master Endpoint (ADME) til Native PHY Debug Master Endpoint (NPDME). | — | |
| Tilføjet nyt register: IP_INFO. | — | |
| Tilføjet ny registerbit i TX_SCR Register: tx_scr_active. | — | |
| Tilføjet register DEBUG_STATUS ved offset 0xA0 | ||
| Tilføjet 12165.12 Mbps og 24330.24 Mbps linjebithastighedsunderstøttelse til Intel Stratix 10-enheder. | ||
| Tilføjet Hybrid core clocking-tilstand. | ||
| Tilføjet understøttelse af 64-bit interface. |
Relateret information
- Intel Quartus Prime Pro Edition: Version 18.1 Software- og enhedssupport Release Notes
- Intel Quartus Prime Standard Edition: Version 18.1 Software- og enhedssupport Release Notes
CPRI v7.0 IP Core v17.1
Tabel 9. Version 17.1 januar 2019
| Beskrivelse | Indvirkning |
| Første udgivelse af CPRI v7.0 IP-kernen. | — |
| Verificeret i Intel Quartus Prime v17.1-softwaren. | — |
| Intel Stratix 10-enhederne med H- og L-tile-transceivere er nu tilgængelige i Intel Quartus Prime Pro Edition v17.1 til alle CPRI-linjebithastigheder undtagen 0.6144 Gbps. |
— |
| Tilføjet ny parameter: Datastibredde. | |
| Aktiver automatisk linjebithastighedsforhandling er nu tilgængelig til Intel Stratix 10-enheder. | — |
| Tilføjet ny hybrid urkildeindgang. | — |
| Tilføjet Arria V GZ-enhedsunderstøttelse for CPRI-linjebithastigheden på 8.11008 Gbps. | — |
| Skift navnet på IP'en i Intel Quartus Prime IP-katalog til CPRI. | — |
CPRI v6.0 IP Core v17.0
Tabel 10. Version 17.0 januar 2018
| Beskrivelse | Indvirkning |
| Verificeret i Intel Quartus Prime v17.0-softwaren. | — |
| Intel Stratix 10-enhedsunderstøttelsen med H- og L-tile-transceivere er nu tilgængelig i Intel Quartus Prime Pro Edition v17.0 til CPRI-linjebithastigheder på 1.2288 Gbps og 10.1376 Gbps. |
— |
| Fjernet Intel Arria 10-enhedsfamilieunderstøttelse for CPRI-linjebithastighed på 0.6144 Gbps. | — |
| Tilføjet nye parametre VCCR_GXB og VCCT_GXB forsyning voltage til transceiveren i Intel Stratix 10 IP-kerneenhedsvariationer. |
— |
| Tilføjet følgende nye registre og signaler i Intel Stratix 10 IP-kerneenhedsvariationer:
• Tilføjet to nye registre: XCVR_TX_FIFO_DELAY og XCVR_RX_FIFO_DELAY. • Tilføjet to nye signaler: latency_sclk, latency_sreset_n |
— |
CPRI v6.0 IP Core v14.1
Tabel 11. Version 14.1 december 2014
| Beskrivelse | Indvirkning | Noter |
| Verificeret i Quartus II-softwaren v14.1. | — | — |
CPRI v6.0 IP Core v14.0
Tabel 12. Version 14.0 juni 2014
| Beskrivelse | Indvirkning | Noter |
| Første udgivelse af CPRI v6.0 IP-kernen. | — | — |
| Opgraderet til at understøtte det nye IP-katalog. For mere information om IP-kataloget, se IP-katalog og parametereditor in Introduktion til Altera IP Cores. |
— |
— |
| Omdøbt Inkluder Vendor Specific Space (VSS)-adgang via CPU-grænseflade parameter til Inkluder al kontrolordadgang via CPU-grænseflade for bedre at forklare parameterens funktion. Parameterfunktionaliteten forbliver, som den var i 13.1 og 13.0 udgivelserne. |
— |
— |
| Omdøbt Modtager buffer dybde parameter til Modtager FIFO dybde. Parameterfunktionaliteten forbliver, som den var i 13.1 og 13.0 udgivelserne. |
— |
— |
CPRI v5.0 IP Core v13.1
Note: CPRI IP-kernen v5.0 er planlagt til produktforældelse og afbrudt support som beskrevet i PDN1603. Derfor anbefaler Intel ikke brug af denne IP-kerne i nye designs. For mere information om det aktuelle Intel FPGA IP-tilbud henvises til Intel FPGA Intellectual Property webwebsted.
Version 13.1 november 2013
| Beskrivelse | Indvirkning | Noter |
| Fjernet understøttelse af HardCopy IV GX-enhedsfamilie. | — | — |
| Forbedret demonstrationstestbænken. | — | — |
| Forbedret ressourceudnyttelse. | — | — |
Relateret information
Meddelelse om produktafbrydelse: PDN1603
CPRI v5.0 IP Core v13.0
Tabel 14. Version 13.0 maj 2013
| Beskrivelse | Indvirkning | Noter |
| Tilføjet ny parameter for brugerkontrol af inklusion eller udelukkelse af softwaregrænseflade til fulde kontrolord. |
— |
— |
| Tilføjet ny parameter til brugerkontrol af inklusion eller udelukkelse af kalibreringsfunktion for tur/retur-forsinkelse. |
— |
— |
| Reduceret ressourceudnyttelse i 28-nm-enheder. | — | — |
Relateret information
Meddelelse om produktafbrydelse: PDN1603
CPRI Intel FPGA IP Brugervejledning Arkiver
For de seneste og tidligere versioner af CPRI Intel FPGA IP-brugervejledningen henvises til HTML-versionen af CPRI Intel FPGA IP User Guide. Vælg den ønskede version, og klik på Download. Hvis en IP- eller softwareversion ikke er angivet, gælder brugervejledningen for den tidligere IP- eller softwareversion. IP-versioner er de samme som Intel Quartus Prime Design Suite-softwareversioner op til v19.1. Fra Intel Quartus Prime Design Suite-softwareversion 19.2 eller nyere har IP'er et nyt IP-versionssystem fra Intel Corporation. Alle rettigheder forbeholdes. Intel, Intel-logoet og andre Intel-mærker er varemærker tilhørende Intel Corporation eller dets datterselskaber. Intel garanterer ydeevnen af sine FPGA- og halvlederprodukter i henhold til de aktuelle specifikationer i overensstemmelse med Intels standardgaranti, men forbeholder sig retten til at foretage ændringer af produkter og tjenester til enhver tid uden varsel. Intel påtager sig intet ansvar eller erstatningsansvar, der opstår som følge af applikationen eller brugen af nogen information, produkt eller service, der er beskrevet heri, undtagen som udtrykkeligt skriftligt aftalt af Intel. Intel-kunder rådes til at få den seneste version af enhedsspecifikationerne, før de stoler på nogen offentliggjort information, og før de afgiver ordrer på produkter eller tjenester. *Andre navne og mærker kan hævdes at være andres ejendom. ISO 9001:2015 Registreret CPRI Intel® FPGA IP Core Release Notes
- Online Version
- Send feedback
- ID: 683403
- Version: 2022.11.15
Dokumenter/ressourcer
![]() |
intel v19.4.2 CPRI FPGA IP [pdfBrugervejledning v19.4.2, v19.6.0, v19.5.0, v19.4.2 CPRI FPGA IP, CPRI FPGA IP, FPGA IP, IP |

